Die JEDEC
Solid State Technology Association hat sechs neue Taktstufen für
DDR5-RAM
spezifiziert. Bisher lag das Maximum für DDR5 bei 6400 (DDR5-6400),
jetzt wurden DDR5-6800 bis DDR5-8800 neu spezifiziert. Damit könnten
Intel, AMD und ARM-Chipdesigner ihre Prozessoren künftig für
schnellere SDRAMs freigeben.
Neben der JEDEC-Spezifikation gibt es bereits seit Jahresbeginn
DDR5-8400-Riegel von G.Skill.
Diese zählen jedoch zu den Übertaktungsmodellen und halten
sich nicht an die JEDEC-Vorgaben. Wie üblich zieht die JEDEC
Stabilität auf Kosten der Timings vor. Bisher hat die JEDEC
bei allen DRR5-Stufen CAS-Latenzen um die 14 ns anvisiert.
(jl, hannover)
(siehe auch: Heise-News-Ticker)
Hannover · EDV-Beratung ·
Linux · Novell · Microsoft · Seminar ·
IT-Consult · Netzwerk · LPIC · CLE
|